Home » » Clocked D Flip-Flop

Clocked D Flip-Flop

Gambar 1 (a) menunjukkan symbol dari sebuah clocked D FF yang mendapat trigger dari transisi positip pada CLK inputnya. D  input adalah suatu input pengontrol tunggal yang menentukan keadaan kerja FF sesuai dengan tabel kebenaran. Pada hakekatnya, ouput Q FF akan memasuki keadaan kerja yang sama dengan yang terdapat pada D input apabila terjadi suatu transisi positip pada CLK input.
Perhatikanlah bahwa setiap terjadi transisi positip pada CLK inputnya, output Q memiliki harga yang sama seperti pada yang terdapat pada level D input. Transisi negatip pada CLK input tidak mempunyai pengaruh.
 Gambar 1 D FF yang ditrigger pada transisi menuju positi
D FF pada prinsipnya digunakan pada transfer data biner. SR FF dan JK FF dengan mudah dapat dimodifikasi untuk beroperasi sebagai D FF seperti ditunjukkan pada gambar 2.
Gambar 2 Susunan JK FF yang bekerja sebagai D FF.
D FF juga dapat dibentuk dari NAND gate seperti ditunjukkan pada gambar 7.15 berikut :
Gambar 3 D FF yang disusun dari NAND gate

0 komentar:

Posting Komentar